Projekty finansowane przez NCN


Dane kierownika projektu i jednostki realizującej

Szczegółowe informacje o projekcie i konkursie

Słowa kluczowe

Aparatura

Wyczyść formularz

Metody programowania rozproszonych systemów rekonfigurowalnych.

2015/19/N/ST6/01191

Słowa kluczowe:

FPGA systemy rekonfigurowalne systemy rozproszone systemy reprogramowalne

Deskryptory:

  • ST6_2: Systemy komputerowe, systemy równoległe i rozproszone, sieci sensorów, systemy wbudowane, systemy cybernetyczne
  • ST6_1: Architektura systemów komputerowych, przetwarzanie wszechobecne

Panel:

ST6 - Informatyka i technologie informacyjne: technologie i systemy informacyjne, informatyka, obliczenia naukowe, systemy inteligentne

Jednostka realizująca:

Politechnika Łódzka, Wydział Elektrotechniki, Elektroniki, Informatyki i Automatyki

woj. łódzkie

Inne projekty tej jednostki 

Kierownik projektu (z jednostki realizującej):

Joanna Kupis 

Liczba wykonawców projektu: 3

Konkurs: PRELUDIUM 10 - ogłoszony 2015-09-15

Przyznana kwota: 85 800 PLN

Rozpoczęcie projektu: 2016-06-22

Zakończenie projektu: 2018-06-21

Planowany czas trwania projektu: 24 miesięcy (z wniosku)

Status projektu: Projekt rozliczony

Opis Projektu

Pobierz opis projektu w formacie .pdf

Uwaga - opisy projektów zostały sporządzone przez samych autorów wniosków i w niezmienionej formie umieszczone w systemie.

Zakupiona aparatura

  1. Komputer klasy serwer. Za kwotę 12 000 PLN
  2. Komputer klasy desktop. Za kwotę 12 000 PLN

Dane z raportu końcowego/rocznego

  • Publikacje w czasopismach (3)
  • Teksty w publikacjach pokonferencyjnych (2)
  1. ARUZ — Large-scale, massively parallel FPGA-based analyzer of real complex systems
    Autorzy:
    Rafał Kiełbik, Krzysztof Hałagan, Witold Zatorski, Jarosław Jung, Jacek Ulański, Andrzej Napieralski, Kamil Rudnicki, Piotr Amrozik, Grzegorz Jabłoński, Dominik Stożek, Piotr Polanowski, Zbigniew Mudza, Joanna Kupis, Przemysław Panek
    Czasopismo:
    Computer Physics Communications (rok: 2018, tom: 232, strony: 22-34), Wydawca: Elsevier
    Status:
    Opublikowana
    Doi:
    10.1016/j.cpc.2018.06.010 - link do publikacji
  2. The Application of High Level Synthesis for Implementation of Lattice Boltzmann Method in ARUZ
    Autorzy:
    Grzegorz Jabłoński, Joanna Kupis
    Czasopismo:
    International Journal of Microelectronics and Computer Science (rok: 2017, tom: 8, strony: 36-42), Wydawca: Politechnika Łódzka
    Status:
    Opublikowana
  3. Optimized Implementation of Lattice Boltzmann Method in ARUZ
    Autorzy:
    Grzegorz Jabłoński, Joanna Kupis
    Czasopismo:
    International Journal of Microelectronics and Computer Science (rok: 2018, tom: 9, strony: 79-84), Wydawca: Politechnika Łódzka
    Status:
    Opublikowana
  1. Performance estimation of Lattice Boltzmann method implementation in ARUZ
    Autorzy:
    Grzegorz Jabłoński, Joanna Kupis
    Konferencja:
    Mixed Design of Integrated Circuits and Systems, 2017 MIXDES - 24th International Conference (rok: 2017, ), Wydawca: IEEE
    Data:
    konferencja 22-24 czerwca 2017
    Status:
    Opublikowana
  2. Performance Optimization of Implementation of Lattice Boltzmann Method in ARUZ
    Autorzy:
    Grzegorz Jabłoński, Joanna Kupis
    Konferencja:
    Mixed Design of Integrated Circuits and Systems, 2018 MIXDES - 25th International Conference (rok: 2018, ), Wydawca: IEEE
    Data:
    konferencja 21-23 czerwca 2018
    Status:
    Opublikowana