Projekty finansowane przez NCN


Dane kierownika projektu i jednostki realizującej

Szczegółowe informacje o projekcie i konkursie

Słowa kluczowe

Aparatura

Wyczyść formularz

Projekt nowatorskiego wielokanałowego układu konwersji analogowo-cyfrowej z szybką serializacją danych, o ultra niskim poborze mocy, z wykorzystaniem zaawansowanych sub-mikronowych technologii CMOS

2012/07/B/ST7/01456

Słowa kluczowe:

ADC PLL DLL wielokanałowy ultra niska moc

Deskryptory:

  • ST7_5: Mikro- i nanoelektronika, optoelektronika
  • ST7_2: Elektrotechnika, elektronika: półprzewodniki, elementy i układy, systemy
  • ST7_7: Przetwarzanie sygnałów

Panel:

ST7 - Inżynieria systemów i komunikacji: elektronika, komunikacja, optoelektronika

Jednostka realizująca:

Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie, Wydział Fizyki i Informatyki Stosowanej

woj. małopolskie

Inne projekty tej jednostki 

Kierownik projektu (z jednostki realizującej):

prof. Marek Idzik 

Liczba wykonawców projektu: 8

Konkurs: OPUS 4 - ogłoszony 2012-09-15

Przyznana kwota: 1 224 600 PLN

Rozpoczęcie projektu: 2013-07-01

Zakończenie projektu: 2018-04-07

Planowany czas trwania projektu: 57 miesięcy (z wniosku)

Status projektu: Projekt rozliczony

Dane z raportu końcowego/rocznego

  • Publikacje w czasopismach (4)
  • Teksty w publikacjach pokonferencyjnych (1)
  1. A wide range ultra-low power Phase-Locked Loop with automatic frequency setting in 130 nm CMOS technology for data serialisation
    Autorzy:
    M. Firlej, T. Fiutowski, M. Idzik, J. Moron and K. Swientek
    Czasopismo:
    Journal of Instrumentation (rok: 2015, tom: JINST 10 P12015, strony: 45305), Wydawca: International School for Advanced Studies (SISSA) and the Institute of Physics Publishing (IOP Publishing)
    Status:
    Opublikowana
    Doi:
    10.1088/1748-0221/10/12/P12015 - link do publikacji
  2. Development of a low power Delay-Locked Loop in two 130 nm CMOS technologies
    Autorzy:
    Miroslaw Firlej, Tomasz Fiutowski, Marek Idzik, Jakub Moron, Krzysztof Swientek
    Czasopismo:
    Journal of Instrumentation (rok: 2016, tom: JINST 11 C02027, strony: 45300), Wydawca: International School for Advanced Studies (SISSA) and the Institute of Physics Publishing (IOP Publishing)
    Status:
    Opublikowana
    Doi:
    10.1088/1748-0221/11/02/C02027 - link do publikacji
  3. Ultra-Low Power Fast Multi-Channel 10-Bit ADC ASIC for Readout of Particle Physics Detectors
    Autorzy:
    S. Bugiel, R. Dasgupta, M. Firlej, T. Fiutowski, M. Idzik, M. Kopec, J. Moron, and K. Swientek
    Czasopismo:
    IEEE TRANSACTIONS ON NUCLEAR SCIENCE (rok: 2016, tom: 63, strony: 2622-2631), Wydawca: IEEE
    Status:
    Opublikowana
    Doi:
    10.1109/TNS.2016.2602391 - link do publikacji
  4. 1. A fast, ultra-low and frequency-scalable power consumption, 10-bit SAR ADC for particle physics detectors
    Autorzy:
    M.Firlej, T.Fiutowski, M.Idzik, Sz. Kulis, J.Moron, K. Swientek
    Czasopismo:
    Journal of Instrumentation (rok: 2015, tom: JINST 10 P11012, strony: 45309), Wydawca: International School for Advanced Studies (SISSA) and the Institute of Physics Publishing (IOP Publishing)
    Status:
    Opublikowana
    Doi:
    10.1088/1748-0221/10/11/P11012 - link do publikacji
  1. A fast, low-power, multichannel 6-bit ADC ASIC with data serialisation
    Autorzy:
    M. Firlej, T. Fiutowski, M. Idzik, J. Moron, K. Swientek
    Konferencja:
    International conference on Technology and Instrumentation in Particle Physics TIPP'14 (rok: 2014, ), Wydawca: Proceedings of Science
    Data:
    konferencja 2-6 June
    Status:
    Opublikowana